Published March 28, 2017
| Version v1
Publication
Un algoritmo en tiempo real para etiquetado de componentes conectados en imágenes
Description
Esta comunicación presenta un algoritmo de dos pasadas para el etiquetado en tiempo real de los componentes conexos en una imagen. El algoritmo propuesto es una buena opción frente a otras alternativas de dos y múltiples pasadas ya que ha sido diseñado considerando que su implementación en FPGAs ofrezca un buen compromiso entre recursos ocupados y velocidad de operación. Se describen dos implementaciones hardware de este algoritmo, cuyo desarrollo se ha llevado a cabo siguiendo un flujo de diseño basado en la herramienta System Generator de Xilinx.
Abstract
Comunidad Económica Europea MOBY-DIC FP7-IST- 248858Abstract
Ministerio de Ciencia e Innovación (España) TEC2008-04920Abstract
Junta de Andalucía P08- TIC-03674Abstract
Fondos Feder P08- TIC-03674Additional details
Identifiers
- URL
- https://idus.us.es/handle/11441/56394
- URN
- urn:oai:idus.us.es:11441/56394
Origin repository
- Origin repository
- USE